優勢 | 特性 |
低功耗 |
- 22nm SRAM工藝 - 核電壓:0.9V/1.0V - 支持時鐘動態打開/關閉 |
豐富的基本邏輯單元 |
- GW5A(T)-138具有多達138K 4輸入LUT(LUT4) - GW5A-25具有23K 4輸入LUT(LUT4) |
支持多種模式的靜態隨機存儲器 |
- 支持雙端口、單端口以及偽雙端口模式 - 支持字節寫使能 - 支持ECC檢測及糾錯 |
支持270 Mbps到12.5G bps SERDES自定義協議(僅GW5AT-138支持),以及10G以太網等多種傳輸協議 | |
支持PCIe 2.0硬核 (GW5AT-138) |
- 支持x1, x2, x4, x8通道 - 支持Root Complex 和End Point雙模式 |
支持MIPI D-PHY RX硬核 (GW5A(T)-138) |
- 支持MIPI DSI和MIPI CSI-2 RX器件接口 - MIPI傳輸速率單通道可達2.5Gbps - 支持最多八個數據通道和兩個時鐘通道,傳輸速率最高可達20Gbps |
支持MIPI D-PHY RX/TX硬核 (GW5A-25) |
- 支持MIPI DSI和MIPI CSI-2 RX/TX器件接口 - MIPI傳輸速率單通道可達2.5Gbps(RX/TX) - 支持最多4個數據通道和1個時鐘通道 |
GPIO支持MIPI D-PHY RX (GW5A(T)-138) |
- GPIO可配置為MIPI DSI和MIPI CSI-2 RX器件接口 - MIPI傳輸速率單通道可達1.5Gbps |
GPIO支持MIPI C-PHY RX/TX和D-PHY RX/TX (GW5A-25) |
- GPIO可配置為MIPI DSI和MIPI CSI-2 RX/TX器件接口 - MIPI傳輸速率單通道可達1.2Gbps |
全新架構高性能DSP模塊 |
- 高性能數字信號處理能力 - 支持27 x 18、12 x 12及27 x 36位的乘法運算和48位累加器 - 支持多個乘法器級聯 - 支持寄存器流水線和旁路功能 - 預加運算實現濾波器功能 - 支持桶形移位寄存器 |
集成全新靈活的多通道過采樣ADC,精度高、不需要外部提供電壓源 |
- 60dB SNR - 1kHz Signal Bandwidth |
支持多種SDRAM 接口,最高支持DDR3 1333 MT/s(GW5A(T)-138) 或1066 MT/s(GW2A-25) | |
支持多種I/O電平標準 |
- 提供輸入信號去遲滯選項 - 支持4mA、8mA、12mA、16mA、24mA等驅動能力 - 提供輸出信號Slew Rate選項 - 對每個I/O提供獨立的Bus Keeper、上拉/下拉電阻及Open Drain輸出選項 - 支持熱插拔 |
32個全局時鐘、6/12個高性能PLL、16/24個高速時鐘 | |
編程配置模式 |
- 支持JTAG配置模式 - 支持4種GowinConfig配置模式:SSPI、MSPI、CPU、SERIAL - 支持背景升級 - 支持JTAG、SSPI模式直接編程SPI Flash,其他模式可以通過IP的方式編程SPI Flash - 支持比特數據流文件加密和安全位設置 - 支持SEU檢測及糾錯 - 支持OTP, 每個器件有唯一的64位DNA標識 |
Arora-V
特性
全新上市!基于 22nm 先進工藝的可編輯邏輯器件。
高云半導體 Arora V 系列 FPGA 產品是高云半導體晨熙®家族第五代產品,內部資源豐富,具有全新構架且支持 AI 運算的高性能 DSP ,高速 LVDS 接口以及豐富的 BSRAM 存儲器資源,同時集成自主研發的 DDR3、支持多種協議的 12.5Gbps SERDES(GW5AT-138 支持),提供多種管腳封裝形式,適用于低功耗、高性能及兼容性設計等應用場合。
高云半導體同時提供面向市場自主研發的新一代 FPGA 硬件開發環境,支持 Arora V 系列 FPGA 產品,能夠完成 FPGA 綜合、布局、布線、產生數據流文件及下載等一站式工作。
產品參數
器件 |
GW5A-25 |
GW5AT-60(SERDES) |
GW5A-138 |
GW5AT-138(SERDES) |
邏輯單元(LUT4) |
23,040 |
57,600 |
138,240 |
138,240 |
寄存器(REG) |
23,040 |
57,600 |
138,240 |
138,240 |
分布式靜態隨機存儲器SSRAM(Kb) |
180 |
450 |
1,080 |
1,080 |
塊狀靜態隨機存儲器BSRAM(Kb) |
1,008 |
2,322 |
6,120 |
6,120 |
塊狀靜態隨機存儲器數目BSRAM(個) |
56 |
129 |
340 |
340 |
DSP |
28 |
120 |
298 |
298 |
最多鎖相環(PLLs)[1] |
6 |
10 |
12 |
12 |
全局時鐘 |
32 |
32 |
32 |
32 |
高速時鐘 |
16 |
20 |
24 |
24 |
Transceivers |
0 |
4 |
0 |
8 |
Transceivers速率 |
N/A |
270Mbps-12.5Gbps |
N/A |
270Mbps-12.5Gbps |
PCIe 2.0 硬核 |
0 |
1, x1, x2, x4 PCIe 2.0 |
0 |
1, x1,x2, x4, x8 PCIe 2.0 |
LVDS (Gbps) |
1.25 |
1.25 |
1.25 |
1.25 |
DDR3 (Gbps) |
1,066 |
1,333 |
1,333 |
1,333 |
MIPI DPHY硬核 |
2.5G(Rx/Tx) 4個數據通道,1個時鐘通道 |
2.5G(Rx/Tx) 8個數據通道,2個時鐘通道 |
2.5G(Rx) 8個數據通道,2個時鐘通道 |
2.5G(Rx) 8個數據通道,2個時鐘通道 |
ADC |
1 |
1 |
2 |
2 |
GPIO Bank數 |
9[2] |
5 |
6 |
6 |
最大I/O數 |
236 |
250 |
376 |
376 |
核電壓 |
0.9V/1.0V |
0.9V/1.0V |
0.9V/1.0V |
0.9V/1.0V |
封裝 |
間距(mm) |
尺寸(mm) |
E-pad尺寸(mm) |
GW5A-25 |
GW5AT60(SERDES) |
GW5A-138 |
GW5AT-138 (SERDES) |
FPG676A |
1.0 |
27 x 27 |
- |
- |
- |
- |
312(150) |
注:[1] 不同封裝支持的鎖相環數量不同,此處為最大值。
[2] 其中一個 Bank 是 JTAG Bank,具有 4 個 IO。